Implementación de procesador con bus espía y guía pedagógica : T.G 1213

El trabajo de grado, que se presenta en este documento, corresponde a la tercera implementación en hardware de PCSIM, proyecto de larga trayectoria que empezó a desarrollarse en 1999, teniendo como fin el aprendizaje y comprensión de la arquitectura de un procesador. Este proyecto se llevó a cabo so...

Descripción completa

Autor Principal: Velásquez Torres, Mónica María
Otros Autores: Franco Alfonso, Natalia
Publicado: Pontificia Universidad Javeriana 2014
Materias:
Acceso en línea: http://hdl.handle.net/10554/9892
Etiquetas: Agregar Etiqueta
Sin Etiquetas, Sea el primero en etiquetar este registro!
Sumario: El trabajo de grado, que se presenta en este documento, corresponde a la tercera implementación en hardware de PCSIM, proyecto de larga trayectoria que empezó a desarrollarse en 1999, teniendo como fin el aprendizaje y comprensión de la arquitectura de un procesador. Este proyecto se llevó a cabo sobre la segunda versión en hardware correspondiente a BINARIC (trabajo de grado), realizando un estudio a fondo del proyecto para así realizar algunas modificaciones en los temas de interrupciones y de bus espía, permitiendo así la simplificación de la estructura original para que el estudiante tenga un mayor entendimiento de la asignatura. Para el desarrollo del proyecto se empleó la metodología de diseño digital que se ha venido desarrollando en las asignaturas de Técnicas Digitales; el diseño de un sistema digital empieza por la descripción del sistema, un diagrama de bloques, descripción en AHPL (A Hardware Programming Language), descripción en VHDL (VHSIC Hardware description Language), simulación en el software de ALTER QUARTUS II versión 9.1 y finalmente, implementación sobre la FPGA (Field Programmable Gate array).